XCV300-5BG352I - XILINX - VIRTEX™ 2,5 ΠΡΟΓΡΑΜΜΑΤΊΣΗΜΕΣ ΣΕΙΡΈΣ ΠΥΛΏΝ ΤΟΜΈΩΝ Β
Πλήρης φωτισμός: |
προγραμματίσημα τσιπ ολοκληρωμένου κυκλώματος,τσιπ ολοκληρωμένων κυκλωμάτων |
---|
Γρήγορη λεπτομέρεια:
Virtex™ 2,5 προγραμματίσημες σειρές πυλών τομέων Β
Περιγραφή:
Η οικογένεια Virtex FPGA παραδίδει τις υψηλής απόδοσης, μεγάλης χωρητικότητας προγραμματίσημες λύσεις λογικής. Οι δραματικές αυξήσεις στην αποδοτικότητα πυριτίου προκύπτουν από τη βελτιστοποίηση της νέας αρχιτεκτονικής για την αποδοτικότητα θέση-και-διαδρομών και την εκμετάλλευση ενός επιθετικού 5 στρώμα-μετάλλου 0,22 διαδικασία µm CMOS. Αυτές οι πρόοδοι κάνουν Virtex FPGAs τις ισχυρές και εύκαμπτες εναλλακτικές λύσεις στις μάσκα-προγραμματισμένες σειρές πυλών. Η οικογένεια Virtex περιλαμβάνει τα εννέα μέλη που παρουσιάζονται στον πίνακα 1.
Στηριγμένη στην εμπειρία που αποκτιέται από τις προηγούμενες γενεές FPGAs, η οικογένεια Virtex αντιπροσωπεύει ένα επαναστατικό βήμα προς τα εμπρός στο προγραμματίσημο σχέδιο λογικής. Συνδυάζοντας μια ευρεία ποικιλία των προγραμματίσημων χαρακτηριστικών γνωρισμάτων συστημάτων, πλούσια ιεραρχία των γρήγορων, εύκαμπτων πόρων διασύνδεσης, και της προηγμένης τεχνολογικής διαδικασίας, η οικογένεια Virtex παραδίδει μια μεγάλη ταχύτητα και μια μεγάλης χωρητικότητας προγραμματίσημη λύση λογικής που ενισχύει την ευελιξία σχεδίου μειώνοντας την χρόνος--αγορά.
Εφαρμογές:
• Γρήγορα, τομέας-προγραμματίσημες σειρές πυλών υψηλής πυκνότητας
- Πυκνότητες από 50k στις πύλες συστημάτων 1M
- Απόδοση συστημάτων μέχρι 200 MHZ
- 66-MHZ PCI υποχωρητικό
- Καυτός-Swappable για συμπαγές PCI
• Πολλαπλών προτύπων διεπαφές SelectIO™
- 16 υψηλής απόδοσης πρότυπα διεπαφών
- Συνδέει άμεσα με τις συσκευές ZBTRAM
• Ενσωματωμένα ρολόι-διοικητικά στοιχεία κυκλώματος
- Τέσσερις αφιερωμένοι καθυστέρηση-κλειδωμένοι βρόχοι (DLLs) για τον προηγμένο έλεγχο ρολογιών
- Τέσσερα αρχικά χαμηλός-λοξά σφαιρικά δίχτυα διανομής ρολογιών, συν 24 δευτεροβάθμια τοπικά δίχτυα ρολογιών
• Ιεραρχικό σύστημα μνήμης
- LUTs διαμορφώσιμο ως δεκαεξάμπιτο RAM, τριανταδυάμπιτο RAM,
δεκαεξάμπιτος διπλός-το RAM, ή ο δεκαεξάμπιτος κατάλογος μετατόπισης
- Διαμορφώσιμος σύγχρονος διπλός-οι κριοί 4k-κομματιών
- Γρήγορες διεπαφές στους εξωτερικούς υψηλής απόδοσης κριούς
• Εύκαμπτη αρχιτεκτονική που ισορροπεί την ταχύτητα και την πυκνότητα
- Αφιερωμένος φέρτε λογική για τη μεγάλη αριθμητική
- Αφιερωμένη υποστήριξη πολλαπλασιαστή
- Αλυσίδα καταρρακτών για τις λειτουργίες ευρύς-εισαγωγής
- Οι άφθονοι κατάλογοι/οι σύρτες με το ρολόι επιτρέπουν, και διπλές σύγχρονες/ασύγχρονες σύνολο και αναστοιχειοθέτηση
- Εσωτερική μεταφορά 3 κράτους
- IEEE 1149,1 λογική όριο-ανίχνευσης
- Δίοδος αισθητήρων κύβος-θερμοκρασίας
• Υποστηριγμένος από FPGA Foundation™ και τα συστήματα ανάπτυξης συμμαχίας
- Πλήρης υποστήριξη για τις ενοποιημένες βιβλιοθήκες, σχετικά τοποθετημένες μακροεντολές, και διευθυντής σχεδίου
- Ευρεία επιλογή των πλατφορμών PC και τερματικών σταθμών
• SRAM-βασισμένη διαμόρφωση -συστημάτων
- Απεριόριστο επαν-programmability
- Τέσσερις τρόποι προγραμματισμού
• 0,22 µm διαδικασία μετάλλων 5 στρώματος
• 100% εργοστάσιο δοκιμασμένο
Προδιαγραφές:
Δελτία | Virtex 2,5 Β |
Πεπαλαιωμένο αριθμού ελέγχου προϊόντων | Λιτός, Virtex FPGA/SCD 18/Oct/2010 |
Τυποποιημένη συσκευασία | 1 |
Κατηγορία | Ολοκληρωμένα κυκλώματα (ολοκληρωμένα κυκλώματα) |
Οικογένεια | Ενσωματωμένος - FPGAs (σειρά πυλών τομέων προγραμματίσημη) |
Σειρά | Virtex® |
Αριθμός εργαστηρίων/CLBs | 1536 |
Αριθμός στοιχείων/κυττάρων λογικής | 6912 |
Συνολικά κομμάτια RAM | 65536 |
Αριθμός του Ι το /O | 260 |
Αριθμός Γκέιτς | 322970 |
Τάση - ανεφοδιασμός | 2.375 Β ~ 2,625 Β |
Τοποθετώντας τύπος | Η επιφάνεια τοποθετεί |
Λειτουργούσα θερμοκρασία | -40°C ~ 100°C |
Συσκευασία/περίπτωση | 352-LBGA, μέταλλο |
Συσκευασία συσκευών προμηθευτών | 352-MBGA (35x35) |