ΠΡΟΓΡΑΜΜΑΤΙΣΗΜΟ ΤΣΙΠ XCR3128-12VQ100I - XILINX ΟΛΟΚΛΗΡΩΜΈΝΟΥ ΚΥΚΛΏΜΑΤΟΣ - XCR3128: 128 MACROCELL CPLD
Πλήρης φωτισμός: |
ολοκληρωμένα κυκλώματα ολοκληρωμένου κυκλώματος,τσιπ ολοκληρωμένων κυκλωμάτων |
---|
Γρήγορη λεπτομέρεια:
XCR3128: 128 Macrocell CPLD
Περιγραφή:
Το XCR3128 CPLD (σύνθετη προγραμματίσημη συσκευή λογικής) είναι το τρίτο σε μια οικογένεια CoolRunner® CPLDs από Xilinx. Αυτές οι συσκευές συνδυάζουν υψηλή ταχύτητα και μηά δύναμη σε ένα 128 macrocell CPLD. Με την τεχνική σχεδίου FZP, το XCR3128 προσφέρει τις αληθινές ταχύτητες καρφίτσα--καρφιτσών 10 NS, ταυτόχρονα παραδίδοντας τη δύναμη που είναι λιγότερο από 100 µA στην εφεδρεία χωρίς την ανάγκη για “τα στροβιλο-κομμάτια” ή άλλο δύναμη-κατεβάζει τα σχέδια. Με την αντικατάσταση των συμβατικών μεθόδων ενισχυτών αίσθησης για τους όρους προϊόντων (μια τεχνική που έχει χρησιμοποιηθεί σε PLDs από τη διπολική εποχή) με μια σε σειρά αλυσίδα των καθαρών πυλών CMOS, η δυναμική δύναμη είναι επίσης ουσιαστικά χαμηλότερη από οποιοδήποτε ανταγωνισμό CPLD. Αυτές οι συσκευές είναι το πρώτο TotalCMOS PLDs, δεδομένου ότι χρησιμοποιούν και μια τεχνολογική διαδικασία CMOS και την κατοχυρωμένη με δίπλωμα ευρεσιτεχνίας πλήρη τεχνική σχεδίου CMOS FZP. Για τις εφαρμογές 5V, Xilinx προσφέρει επίσης τη υψηλή ταχύτητα XCR5128 CPLD που προσφέρει αυτά τα χαρακτηριστικά γνωρίσματα σε μια πλήρη εφαρμογή 5V.
Το Xilinx FZP CPLDs χρησιμοποιεί την κατοχυρωμένη με δίπλωμα ευρεσιτεχνίας αρχιτεκτονική XPLA (εκτεταμένη προγραμματίσημη σειρά λογικής). Η αρχιτεκτονική XPLA συνδυάζει τα καλύτερα χαρακτηριστικά γνωρίσματα και των δομών τύπων PLA και PAL για να παραδώσει τη υψηλή ταχύτητα και την εύκαμπτη κατανομή λογικής που οδηγεί στην ανώτερη δυνατότητα να γίνουν οι αλλαγές σχεδίου με σταθερός pinouts. Η δομή XPLA σε κάθε φραγμό λογικής παρέχει σε μια γρήγορη πορεία 10 NS PAL πέντε αφιερωμένους όρους προϊόντων ανά παραγωγή. Αυτή η πορεία PAL ενώνεται από μια πρόσθετη δομή PLA που επεκτείνουν μια ομάδα 32 όρων προϊόντων πλήρως σε έναν προγραμματίσημο Ή τη σειρά που μπορούν να διαθέσουν τους όρους προϊόντων PLA σε οποιαδήποτε παραγωγή στο φραγμό λογικής. Αυτός ο συνδυασμός επιτρέπει στη λογική για να διατεθεί αποτελεσματικά σε όλο το φραγμό λογικής και υποστηρίζει τουλάχιστον 37 όρους προϊόντων σε μια παραγωγή. Η ταχύτητα με την οποία η λογική διατίθεται από τη σειρά PLA σε μια παραγωγή είναι μόνο 2,5 NS, ανεξάρτητα από τον αριθμό όρων προϊόντων PLA χρησιμοποιούμενων, ο οποίος οδηγεί στη χειρότερη περίπτωση tPD μόνο 12,5 NS από οποιαδήποτε καρφίτσα σε οποιαδήποτε άλληδήποτε καρφίτσα. Επιπλέον, η λογική που είναι κοινή για τα πολλαπλάσια αποτελέσματα μπορεί να τοποθετηθεί σε έναν ενιαίο όρο προϊόντων PLA και να μοιραστεί στα πολλαπλάσια αποτελέσματα μέσω Ή της σειράς, αυξάνοντας αποτελεσματικά την πυκνότητα σχεδίου.
Το XCR3128 CPLDs υποστηρίζεται από τα εργαλεία βιομηχανικά τυποποιημένων CAE (ρυθμός/OrCAD, λογική υποδείγματος, σύμβουλος, Synopsys, Synario, Viewlogic, και Synplicity), χρησιμοποιώντας το κείμενο (ABEL, VHDL, Verilog) ή/και τη σχηματική είσοδο. Σχεδιάστε τους προσομοιωτές βιομηχανικά τυποποιημένων χρήσεων επαλήθευσης για τη λειτουργική και προσομοίωση συγχρονισμού. Η ανάπτυξη υποστηρίζεται στο προσωπικό Η/Υ, Sparc, και τις πλατφόρμες HP. Η συναρμολόγηση συσκευών χρησιμοποιεί ένα αναπτυγμένο Xilinx εργαλείο, επαγγελματίας XPLA (διαθέσιμος στον ιστοχώρο Xilinx).
Εφαρμογές:
• Πρώτο TotalCMOS™ PLD βιομηχανίας - και σχέδιο και τεχνολογικές διαδικασίες CMOS
• Γρήγορα μηά τεχνική σχεδίου δύναμης (FZP™) προβλέπει την υπερβολικά χαμηλές εξουσία και πολύ τη υψηλή ταχύτητα
• IEEE 1149,1 υποχωρητικό, εξεταστική ικανότητα JTAG
- Διεπαφή τεσσάρων καρφιτσών JTAG (TCK, TMS, TDI, TDO)
- IEEE 1149,1 ελεγκτής TAP
- Οι εντολές JTAG περιλαμβάνουν: Η παράκαμψη, δείγμα/φορτώνει εκ των προτέρων, Extest, Usercode, Idcode, HighZ
• 3.3V, -σύστημα προγραμματίσημο (ISP) χρησιμοποιώντας τη διεπαφή JTAG
- Παραγωγή supervoltage -τσιπ
- ISP οι εντολές περιλαμβάνουν: Επιτρέψτε, σβήστε, πρόγραμμα,
Ελέγξτε
- Υποστηριγμένος με τις πολλαπλάσιες ISP πλατφόρμες προγραμματισμού
• Καθυστερήσεις καρφίτσα--καρφιτσών υψηλής ταχύτητας 10 NS
• Υπερβολικά χαμηλή στατική δύναμη λιγότερο από 100 µA
• 100% routable με τη χρησιμοποίηση 100% ενώ όλες οι καρφίτσες και όλα τα macrocells καθορίζονται
• Αιτιοκρατικό πρότυπο συγχρονισμού που είναι εξαιρετικά απλό να χρησιμοποιηθεί
• Τέσσερα ρολόγια διαθέσιμα
• Προγραμματίσημη πολικότητα ρολογιών σε κάθε macrocell
• Υποστήριξη για την ασύγχρονη χρονομέτρηση
• Η καινοτόμος αρχιτεκτονική XPLA™ συνδυάζω τη μεγάλη ταχύτητα με την ακραία ευελιξία
• 1000 σβήνουν/οι κύκλοι προγράμματος που εγγυώνται
• 20 έτη διατήρησης στοιχείων που εγγυάται
• Λογική εκτάσιμη σε 37 όρους προϊόντων
• PCI υποχωρητικό
• Προηγμένη διαδικασία 0.5µ E2CMOS
• Το κομμάτι ασφάλειας αποτρέπει την αναρμόδια πρόσβαση
• Είσοδος και επαλήθευση σχεδίου που χρησιμοποιούν τα εργαλεία βιομηχανικά τυποποιημένων και Xilinx CAE
• Reprogrammable χρησιμοποιώντας προγραμματιστές συσκευών βιομηχανικά τυποποιημένων
• Η καινοτόμος δομή όρου ελέγχου παρέχει είτε τους όρους ποσού είτε τους όρους προϊόντων σε κάθε φραγμό λογικής για:
- Προγραμματίσημος απομονωτής 3 κράτους
- Ασύγχρονος κατάλογος macrocell που προετοιμάζεται/που επαναρυθμίζεται
- Η προγραμματίσημη σφαιρική καρφίτσα 3 κράτους διευκολύνει «το κρεβάτι των καρφιών» εξεταστικός χωρίς χρησιμοποίηση των πόρων λογικής
- Διαθέσιμος στις συσκευασίες PLCC, VQFP, και PQFP
- Διαθέσιμος και στους εμπορικούς και βιομηχανικούς βαθμούς
Προδιαγραφές:
αριθμός μερών. | XCR3128-12VQ100I |
Κατασκευαστής | xilinx |
δυνατότητα ανεφοδιασμού | 10000 |
datecode | 10+ |
συσκευασία | TQFP |
παρατήρηση | νέο και αρχικό απόθεμα |